產(chǎn)品詳情介紹
DS878是一種高速直接數(shù)字合成器(DDS),頻率調(diào)諧分辨率為32位,ROM相位分辨率為13位,DAC振幅分辨率為11位。DAC的模擬輸出可在正常保持模式(用于第一奈奎斯特波段)和歸零模式(用于第一、第二和第三奈奎斯特波段)操作之間選擇。在DAC的正常保持模式下,可產(chǎn)生高達1.8GHz附近的第一奈奎斯特波段(以3.6GHz的時鐘速率),或在DAC的歸零模式下產(chǎn)生高達5.4GHz的第三奈奎斯特波段。初始相位可以重置為零度開始。該芯片有一對互補的模擬輸出,帶有50-∧的背面終端。輸出波形的頻率可由32個頻率控制位Vi[0:31]控制。DS878可接受差分時鐘輸入或單端時鐘輸入,具有50-∧片上后端終端和用戶定義的閾值。頻率分辨率位接受LVTTL或CMOS輸入電平。差分同步輸入SyncI_P/N為多個芯片應用提供同步,并啟動每個芯片準備好接受頻率字輸入。同步選通輸入由內(nèi)部產(chǎn)生的除以8時鐘的過渡邊鎖存,這些時鐘也被發(fā)送到輸出引腳SyncO_P/N。SyncO_P/N可作為參考,將頻率字和頻閃信號輸入定時對準同步到內(nèi)部除以8個時鐘,以正確鎖存。復位是異步的,以最小化模擬輸出有效性的時鐘延遲。對內(nèi)部定時進行了優(yōu)化,以避免在頻率字轉換期間或重置后時鐘打滑。只需要一個-5V電源。
主要特點
?32位頻率調(diào)諧字
?13位ROM相位地址分辨率
?片上11位DAC
?時鐘頻率高達4.5 GHz
?模擬輸出可在正常保持格式和歸零格式之間選擇
?正弦波產(chǎn)生高達2.25 GHz的第一奈奎斯特頻帶用于正常保持模式或6.75 GHz第三奈奎斯特波段用于歸零模式。
?在4 GHz時鐘速率下,寬帶最差SFDR接近50 dBc(直流至2 GHz帶寬)
?帶50?背面終端的互補模擬波形輸出
?同步P/N同步多個芯片應用
?SyncO_P/N為數(shù)據(jù)加載和同步選通信號提供參考。
?LVTTL/CMOS數(shù)字模式控制輸入
?異步復位(RST)引腳啟動0相(IQSL=低)或90(IQSL=高)啟動狀態(tài)
?選通輸入(STRB U P/N),以更新頻率字和DAC輸出頻率
?寬數(shù)據(jù)加載窗口允許DS878由存儲器、微控制器、FPGA或DSP芯片控制,以最快8個時鐘周期更新頻率字,而不會在頻率轉換期間出現(xiàn)時鐘滑動或故障
?單個-5V電源的功耗為4.3W
?64針QFN 9x9封裝